|
關注:1
2013-05-23 12:21
求翻譯:The chip architecture and the EP memory buffer can support 16 logical EPs and 5 physical EPs for FS, and 3 physical EPs for LS. The logical EP is a EP number visible to the host. One logical EP number can be assigned to two physical EPs, but these two EPs can have different characteristics. During the control transfer是什么意思?![]() ![]() The chip architecture and the EP memory buffer can support 16 logical EPs and 5 physical EPs for FS, and 3 physical EPs for LS. The logical EP is a EP number visible to the host. One logical EP number can be assigned to two physical EPs, but these two EPs can have different characteristics. During the control transfer
問題補充: |
|
2013-05-23 12:21:38
芯片架構和EP內存緩沖區,可以支持16個邏輯EPS FS 5物理EPS,3 LS物理EPS。邏輯EP是EP主機可見。一個邏輯EP號碼可以分配到兩個物理EPS,但是這兩個EPS可以有不同的特點。控制傳輸過程中,安裝包傳送到解碼安裝包設置數據緩沖區。設備地址緩沖存儲設備是由主機設備枚舉過程中分配的地址。
|
|
2013-05-23 12:23:18
該芯片架構和ep內存緩沖區可以支持16個邏輯eps和5個物理的epsfs和物理的eps3ls。 ep是一項環保的邏輯數的主機可見。 一個邏輯ep號碼可以被分配到兩個物理eps,但這兩個eps可以具有不同的特性。 在控制轉移,“設置數據包被路由到數據緩沖區的設置是在安裝數據包進行解碼。
|
|
2013-05-23 12:24:58
晶片結構和EP記憶緩沖可能支持16邏輯EPs和5物理EPs為FS和3物理EPs為LS。 邏輯EP是EP數字可看見到主人。 一個邏輯EP數字可以被分配到二物理EPs,但這二EPs可能有不同的特征。 在控制轉移期間,設定小包尋址對設定數據緩沖區,設定小包被解碼。 設備地址緩沖存儲器由主人分配在設備列舉期間的設備地址。
|
|
2013-05-23 12:26:38
芯片結構和 EP 的內存緩沖區可支持 16 邏輯 EPs 和 5 物理 EPs 為財政司司長和 3 物理 EPs ls。邏輯的 EP 是 EP 數字可見到主機。一個邏輯 EP 號碼可以分配給兩個物理 EPs,但這些兩個 EPs 可以有不同的特點。控制在傳輸過程中安裝數據包將被路由到安裝程序數據緩沖區進行解碼安裝包的位置。設備地址緩沖區存儲分配由主機設備枚舉過程中的設備地址。
|
|
2013-05-23 12:28:18
芯片建筑和 EP 記憶緩沖器可以支持 16 邏輯 EPs 和 5 對于 FS, 3 的物質的 EPs 對于 LS 的物質的 EPs。邏輯 EP 是一個 EP 數字可見跟主人。一個邏輯 EP 數字可以被分配給兩項體格檢查 EPs,但是這些二 EPs 可以有不同特征。在控制轉移期間,設置包裹到設置數據緩沖被傳送哪里設置 包裹被解碼。設備地址緩沖器存儲在設備列舉期間被主人指定的設備地址。
|
湖北省互聯網違法和不良信息舉報平臺 | 網上有害信息舉報專區 | 電信詐騙舉報專區 | 涉歷史虛無主義有害信息舉報專區 | 涉企侵權舉報專區